振鈴現(xiàn)象產(chǎn)生的原因
振鈴現(xiàn)象是怎么回事?振鈴現(xiàn)象產(chǎn)生的原因是什么?如何減小和抑制上沖及振鈴?下面就由學習啦小編告訴大家振鈴現(xiàn)象產(chǎn)生的原因和抑制方法吧!
振鈴現(xiàn)象產(chǎn)生的原因
由于任何傳輸線都不可避免地存在著引線電阻、引線電感和雜散電容,因此,一個標準的脈沖信號在經(jīng)過較長的傳輸線后,極易產(chǎn)生上沖和振鈴現(xiàn)象。大量的實驗表明,陰線電阻可使脈沖的平均振幅減小;而雜散電容和引線電感的存在,則是產(chǎn)生上沖和振鈴的根本原因。在脈沖前沿上升時間相同的條件下,陰線電感越大,上沖及振鈴現(xiàn)象就越嚴重;雜散電容越大,則是波形的上升時間越長;而引線電阻的增加,將使脈沖振幅減小。
減小和抑制上沖及振鈴
(1)串聯(lián)電阻。利用具有較大電阻的傳輸線或是人為地串入適當?shù)淖枘犭娮?,可以減小脈沖的振幅,從而達到減小上沖和振鈴程度的目的。但當傳入電阻的數(shù)值過大時,不禁脈沖幅度減小過多,而且使脈沖的前沿產(chǎn)生延遲。因此,串入的阻尼電阻值應適當,并且應選用無感電阻,電阻的連接為值應靠近接收端。
(2)減小引線電感。設法減小線路及傳輸線的引線電感是最基本的方法,總的原則是:盡量縮短引線長度;加醋到線和印制銅箔的寬度;減小信號的傳輸距離,采用引線電感小的元器件等,尤其是傳輸前沿很陡的脈沖信號時更應注意這些問題。
(3)由于負載電路的等效電感和等效電容同樣可以影響發(fā)送端,使之脈沖波形產(chǎn)生上沖和振鈴,因此,應盡量減小負載電路的等效電感和電容。尤其是負載電路的接地線過長時,形成的地線電感和雜散電容相當可觀,其影響不容忽視。
(4)邏輯數(shù)字電路中的信號線可增加上拉電阻和交流終端負載,如圖6所示。上拉電阻(可取)的接入,可將信號的邏輯高電平上拉到5V。交流終端負載電路的接入不影響支流驅(qū)動能力,也不會增加信號線的負載,而高頻振鈴現(xiàn)象卻可得到有效的抑制。
上述振鈴除了與電路條件有關外,還與脈沖前沿的上升時間密切相關。即使電路條件相同,當脈沖前沿上升時間很短時,上沖的峰值將大大增加。一般對于前沿上升時間在1以下的脈沖,均考慮產(chǎn)生上沖及振鈴的可能。因此,在脈沖信號頻率的選擇問題上,應考慮在滿足系統(tǒng)速度要求的前提下,能選用較低頻率的信號絕不選用高頻信號;如無必要,也不應過分要求脈沖的前沿非常陡峭。這對從根本上消除上沖和振鈴視聽有利的。
(5)理想的匹配狀態(tài)實際上是不存在的,而且邏輯電路的輸入和輸出阻抗都具有非線性,且傳輸線的引線電感和線路的雜散電容的存在也是不可避免的。因此,即使是最好的匹配,也只能是在不同程度上對反射干擾進行了抑制,使其不致影響系統(tǒng)的正常工作。因而在實際電路中盡量縮短傳輸線的長度,則是至關重要和最根本的方法。